账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
时序驱动设计流程 深次微米芯片设计的里程碑
 

【作者: 李心愷】2000年01月01日 星期六

浏览人次:【4125】

随着半导体制程技术的进步,及计算机/电子产品对高速与高整合度芯片的殷切需求,越来越多的系统与周边功能经由更细微的制程及封装技术,结合而成为一颗拥有完整架构的单芯片成品。举例而言,个人计算机的系统芯片厂商非但已成功地运用0.25微米制程,将图形显示、影像次系统与核心逻辑主系统整合为一,更尝试进一步加入微处理器方块,以提供「信息家电」产品快速轻巧而又低价的强力引擎。


相对于芯片密度的日益提高,制程精密度势必要不断地压低,以取得合理的芯片面积和可接受的市场价格。然而,当制程技术达到0.35微米或更小的尺寸时,便会引发一些颠覆传统设计观念的议题。其中最重要一项变化为电路闸级间的接线延迟时间将会大过电路闸本身的延迟时间,导致旧有的时序仿真程序会造成极大的误差,无法准确地显示电路设计上实际的运作速度及时序,进而影响芯片实际生产时的产出量率及功能指针。


时序驱动设计流程
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
EDA的AI进化论
企业发挥正向影响 力 为台湾社区推动有意义变革
台湾半导体业者全力备战未来的人才争夺战
EDA云端化一举解决IC设计痛点
先进制程推升算力需求 云端EDA带来灵活性与弹性
comments powered by Disqus
相关讨论
  相关新闻
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
» 恩智浦提供即用型软体工具 跨处理器扩展边缘AI功能
» AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8B90JDWS8STACUKM
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw